MMCT TEAM
Server IP : 103.53.40.154  /  Your IP : 3.141.198.13
Web Server : Apache
System : Linux md-in-35.webhostbox.net 4.19.286-203.ELK.el7.x86_64 #1 SMP Wed Jun 14 04:33:55 CDT 2023 x86_64
User : ppcad7no ( 715)
PHP Version : 8.2.25
Disable Function : NONE
MySQL : OFF  |  cURL : ON  |  WGET : ON  |  Perl : ON  |  Python : ON
Directory (0755) :  /usr/share/locale/en@piglatin/../ku/../sv/../hr_HR/../kn/../dum/../fr/LC_MESSAGES/

[  Home  ][  C0mmand  ][  Upload File  ]

Current File : //usr/share/locale/en@piglatin/../ku/../sv/../hr_HR/../kn/../dum/../fr/LC_MESSAGES/opcodes.mo
�� 	�01L3K�4��3�u��i��/�7�k}pB��1[��[����(, (U (~ 1� B� %!%B!3h!(�!(�!2�!E!"?g"(�"1�"#.#F#S#"c#%�#/�#.�#$$0$N$
Z$h$�$�$�$	�$�$	�$%%0%F%Z%(x%�%�%�%�%
&(&A&_&|&�&=�&&�&*'='
U'D`'C�'+�'&(<(R(,m(%�()�(%�(!)!2)$T)y):�)1�)9*6<*s*�*"�*�*�*�*++/+!E+g+'�+'�+�+7�+","=,#`,�,)�,�,�,)�,/$-T-.r-�-�-%�-#�-+.+?.1k.1�.%�.+�.1!/1S/�/!�/%�/�/"�/* 0K0j0�0"�0�0 �0/�0#.1R1j1�1�1 �1%�1�12+(2T2n2�2%�2$�2�2030<3#m37�3!�3!�35
4"C4+f4 �4 �4 �4�4+52A52t5)�5�5�5#�5!"6D6_6o6�6�6�6�6�6727P7a7x7"�7�7�7�788.8G8b8s8�8�8�82�89$9%59[9q9�9&�9�9�9�9
:):D:a:u:�:�:�:�:!�:�:;�:9;%W;$};%�;+�;/�;$<=<&\<2�<2�<2�<4=,Q=~=)�=�=(�=
>)>%@>f>v>!�>+�>�>�>#?#,?'P?x?�?5�?�?�?@-'@;U@�@�@/�@9�@	+A5ARAZAjAzA�A�A"�A �ABB3B&KBrB��BDVD^uD;�D�EJ�E�)F��F�GG8�GB,HnoH��H8eI��IyTJ��Jg�K��K��L,WM,�M,�M8�MRN6jN7�N4�N-O-<O9jOU�OM�O-HP2vP"�P3�PQQ)"Q,LQ4yQ3�Q<�Q(RHRYRqR�R�R�R�R"�RS$SCSYSqS"�S4�S�S�ST/5T"eT�T(�T(�T�T"UA5U-wU6�U�U�UYVY^V6�V1�V-!W,OW<|W/�W3�W/X+MX+yX.�X �XH�XE>YG�Y9�YZ&$Z/KZ{Z�Z�Z�Z�Z[</[#l[0�[0�[$�[D\\\8x\9�\�\8]A][]5q],�]0�]8^>^[^(o^&�^:�^4�^=/_=m_&�_8�_B`BN`�`.�`5�`
aBaO`a0�a"�a%b7*b!bb8�bT�b%c"8c%[c�c�c(�c0�c$
d$2dAWd%�d'�d&�d-e,<e)ie-�e,�e2�e:!f$\f#�f9�f&�f0g(7g(`g(�g'�g-�g4h4=h+rh�h�h*�h/�h%iDi\ixi�i'�i,�i,j,0j,]j�j!�j�j2�j!k!'k*Iktk.�k&�k�k�kl+)lUlul8�l$�l�l0�l/m)Hmrm6�m�m �m%n.n In+jn�n�n�n�n�no0 oQoNco�o�o%�o)p1@p7rp�p!�p1�p<q<Sq<�q>�q.r;r4Xr �r8�r"�r
s0*s[s&os4�s3�s/�s/t(Et)nt8�t�t�tFuKu$cu"�uE�uR�uDvcvB{vD�vw&w
7wBwRwbw&�w�w �w�wxx-x/Ex!ux#���-XS}�C�n�k$�_x����>������1���JFR�zGg�@�!�b����|�Q��"�N���
���� ��d�
�
��2�h��r<HeK9`Y=s��)�vt���4�Z�W���I��������.w{��j*A��%���5]�q�D+�(�M��?��f�i 67��p�u�;�P�8����~\o���[,����a����U:^���E���B0�T�Vm��c��L	l'��O&���/��y3�	����


  For the options above, The following values are supported for "ARCH":
   
  For the options above, the following values are supported for "ABI":
   
  aliases            Do print instruction aliases.

  cp0-names=ARCH           Print CP0 register names according to
                           specified architecture.
                           Default: based on binary being disassembled.

  debug_dump         Temp switch for debug trace.

  fpr-names=ABI            Print FPR names according to specified ABI.
                           Default: numeric.

  gpr-names=ABI            Print GPR names according to  specified ABI.
                           Default: based on binary being disassembled.

  hwr-names=ARCH           Print HWR names according to specified 
			   architecture.
                           Default: based on binary being disassembled.

  msa             Recognize MSA instructions.

  no-aliases         Don't print instruction aliases.

  reg-names=ABI            Print GPR and FPR names according to
                           specified ABI.

  reg-names=ARCH           Print CP0 register and HWR names according to
                           specified architecture.

  virt            Recognize the virtualization ASE instructions.

The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following ARM specific disassembler options are supported for use with
the -M switch:

The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following PPC specific disassembler options are supported for use with
the -M switch:

The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
  addr16      Assume 16bit address size
  addr32      Assume 32bit address size
  addr64      Assume 64bit address size
  att         Display instruction in AT&T syntax
  att-mnemonic
              Display instruction in AT&T mnemonic
  data16      Assume 16bit data size
  data32      Assume 32bit data size
  esa         Disassemble in ESA architecture mode
  i386        Disassemble in 32bit mode
  i8086       Disassemble in 16bit mode
  intel       Display instruction in Intel syntax
  intel-mnemonic
              Display instruction in Intel mnemonic
  suffix      Always display instruction suffix in AT&T syntax
  x86-64      Disassemble in 64bit mode
  zarch       Disassemble in z/Architecture mode
# <dis error: %08lx># internal error, undefined operand in `%s %s'$<undefined>%02x		*unknown*%d unused bits in i386_cpu_flags.
%d unused bits in i386_operand_type.
%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: Missing `)' in bitfield: %s
%s: %d: Unknown bitfield: %s
%s: Error: %s: Warning: 'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*21-bit offset out of range<function code %d><illegal instruction><illegal precision><internal disassembler error><internal error in opcode table: %s %s>
<unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds.
Attempt to find bit index of 0Bad case %d (%s) in %s:%d
Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.Don't know how to specify # dependency %s
Don't understand 0x%x 
Hmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Illegal as 2-op instrIllegal as emulation instrIllegal limm reference in last instruction!
Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Internal disassembler errorInternal error:  bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal error: bad sparc-opcode.h: "%s" == "%s"
Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
Internal: Non-debugged code (test-case missing): %s:%dInvalid size specifierLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validReserved use of A/L and B/W bits detectedSR/SelID is out of rangeSelID is out of rangeSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The percent-operator's operand is not a symbolUnknown bitfield: %s
Unknown error %d
Unrecognised disassembler option: %s
Unrecognised register name set: %s
Unrecognized field %d while building insn.
Unrecognized field %d while decoding insn.
Unrecognized field %d while getting int operand.
Unrecognized field %d while getting vma operand.
Unrecognized field %d while parsing.
Unrecognized field %d while printing insn.
Unrecognized field %d while setting int operand.
Unrecognized field %d while setting vma operand.
Value is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: rsrc %s (%s) has no chks
Warning: rsrc %s (%s) has no chks or regs
address register in load rangeaddress writeback expectedaddress writeback not allowedattempt to read writeonly registerattempt to set HR bitsattempt to set readonly registerattempt to set y bit when using + or - modifierauxiliary register not allowed herebad instruction `%.50s'bad instruction `%.50s...'bad jump flags valuebit,base is out of rangebit,base out of range for symbolbranch address not on 4 byte boundarybranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't cope with insert %d
can't create i386-init.h, errno = %s
can't create i386-tbl.h, errno = %s
can't find %s for reading
can't find i386-opc.tbl for reading, errno = %s
can't find i386-reg.tbl for reading, errno = %s
can't find ia64-ic.tbl for reading
cgen_parse_address returned a symbol. Literal required.class %s is defined but not used
displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerflag bits of jump address limm lostfloating-point immediate expectedignoring invalid mfcr maskillegal bitmaskillegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedimpossible storeindex register in load rangeinvalid %function() hereinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid load/shimm insninvalid mask fieldinvalid operand.  type may have values 0,1,2 only.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register nameinvalid register number `%d'invalid register offsetinvalid register operand when updatinginvalid shift amountinvalid shift operatorinvalid sprg numberinvalid value for immediatejump flags, but no .f seenjump flags, but no limm addrjump hint unalignedjunk at end of lineld operand errormissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s'
appears more restrictive than '%s'
multiple note %s not handled
must specify .jd or no nullify suffixnegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]not a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)overlapping field %s->%s
overwriting note %d with note %d (IC:%s)
parse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangeregister element indexregister name used as immediate valueregister numberregister number must be evenregister source in immediate moveregister unavailable for short instructionsrsrc %s (%s) has no regs
shift amountshift amount expected to be 0 or 12shift amount expected to be 0 or 16shift amount should be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentst operand errorstack pointer register expectedstore value must be zerosyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)too many long constantstoo many shimms in loadunable to change directory to "%s", errno = %s
unable to fit different valued constants into instructionundefinedunexpected address writebackunknownunknown	0x%02lxunknown	0x%04lxunknown constraint `%c'unknown operand shift: %x
unknown reg: %d
unrecognised CALLA addressing modeunrecognized form of instructionunrecognized instructionvector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s option
width value is out of rangeProject-Id-Version: opcodes 2.24.90
Report-Msgid-Bugs-To: bug-binutils@gnu.org
POT-Creation-Date: 2014-02-10 09:42+1030
PO-Revision-Date: 2015-04-25 14:45+0200
Last-Translator: Stéphane Aulery <lkppo@free.fr>
Language-Team: French <traduc@traduc.org>
Language: fr
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
Plural-Forms: nplurals=2; plural=(n > 1);


  Pour les options ci-dessus, les valeurs suivantes sont supportées pour ARCH :
   
  Pour les options ci-dessus, les valeurs suivantes sont prises en charge pour l’ABI :
   
  aliases            Afficher les alias des instructions.

  cp0-names=ARCH           Afficher les noms des registres CP0 selon
                           l’architecture spécifiée.
                           Par défaut : à partir du binaire désassemblé.

  debug_dump         Interrupteur temporaire pour la trace de débogage.

  fpr-names=ABI            Afficher les noms FPR selon l’ABI spécifié.
                           Par défaut : numérique.

  gpr-names=ABI            Afficher les noms GPR selon l’ABI spécifié.
                           Par défaut : à partir du binaire désassemblé.

  hwr-names=ARCH           Afficher les noms HWR selon 
			   l’architecture spécifiée.
                           Par défaut : à partir du binaire désassemblé.

  msa             Reconnaissance des instructions MSA.

  no-aliases         Ne pas afficher les alias des instructions.

  reg-names=ABI            Afficher les noms GPR et FPR selon l’ABI
                           spécifié.

  reg-names=ARCH           Afficher les noms des registres CP0 et HWR selon
                           l’architecture spécifiée.

  virt            Reconnaissance des instructions ASE.

Les options spécifiques AARCH64 du désassembleur sont prises en charge
avec l’utilisation de l’option -M (les options multiples doivent être
séparées par des virgules) :

Les options suivantes spécifiques au désassemblage ARM sont prises en
charge avec l’utilisation de l’option -M :

Les options spécifiques MIPS du désassembleur sont prises en charge avec
l’utilisation de l’option -M (les options multiples doivent être séparées
par des virgules) :

Les options spécifiques PPC suivantes sont prises en charge avec l’utilisation
de l’option -M :

Les options spécifiques S/390 du désassembleur sont prises en charge avec
l’utilisation de l’option -M (les options multiples doivent être séparées
par des virgules) :

Les options spécifiques i386/x86-64 du désassembleur sont prises en charge
avec l’utilisation de l’option -M (les options multiples doivent être
séparées par des virgules) :
  addr16      Supposer un adressage 16 bits
  addr32      Supposer un adressage 32 bits
  addr64      Supposer un adressage 64 bits
  att         Afficher les instructions en syntaxe AT&T
  att-mnemonic
              Afficher les instructions avec les mnémoniques AT&T
  data16      Supposer une taille de données 16 bits
  data32       Supposer une taille de données 32 bits
  esa         Désassemble en mode architecture ESA
  i386        Désassembleur en mode 32 bits
  i8086       Désassembleur en mode 16 bits
  intel       Afficher les instructions en syntaxe Intel
  intel-mnemonic
              Afficher les instructions avec les mnémoniques Intel
  suffix      Toujours afficher les suffixes d’instruction en syntaxe AT&T
  x86-64      Désassembleur en mode 64 bits
  zarch       Désassemble en mode z/Architecture
# <erreur désassemblage : %08lx># erreur interne, opérande « %s %s » indéfini$<non défini>%02x		*inconnu(e)*%d bits inutilisés dans i386_cpu_flags.
%d bits inutilisés dans i386_operand_type.
%dsp16() prend une adresse symbolique, pas un nombre%dsp8() prend une adresse symbolique, pas un nombre%s : %d : « ) » manquante dans le champ de bits : %s
%s : %d : champ de bits inconnu : %s
%s : Erreur : %s : Avertissement : opérateur LSL interditopérateur ROR interditdécalage (DP) hors intervalle.décalage (SP) hors intervalle.(inconnu(e))*type d’opérande inconnu : %d**inconnu(e)*décalage de 21 bits hors intervalle<code de fonction %d><instruction illégale><précision illégale><erreur interne du désassembleur><erreur interne dans la table des opcodes : %s %s>
<registre %d inconnu>ABANDONNER : opérande inconnuAdresse 0x%s hors intervalle.
Tentative de repérage d’un index de bit de 0Cas erroné %d (%s) dans %s : %d
Expression immédiate erronéeRegistre erroné dans un post-incrémentRegistre erroné dans un pré-incrémentNom de registre érronéGROS problème dans parse_imm16 !Bits pour indexer les registres généraux hors intervalle (0-15)Adresse d’octet requise - doit être paire.Impossible de spécifier le numéro de dépendance %s
Incompréhensible : 0x%x 
Hummmm 0x%xnote UC %d pour l’opcode %s (UC : %s) entrant en conflit avec la ressource %s note %d
note UC %d dans l’opcode %s (UC : %s) entrant en conflit avec la ressource %s note %d
UC : %s [%s] n’a pas de terminal ou de sous-classe
UC : %s n’a pas de terminal ou de sous-classe
Non valable comme instruction à 2 opérandesNon valable comme instruction d’émulationRéférence limm illégale dans la dernière instruction !
Valeur immédiate hors intervalle (-128 à 127)Valeur immédiate hors intervalle (-32768 à 32767)Valeur immédiate hors intervalle (-512 à 511)Valeur immédiate hors intervalle (-7 à 8)Valeur immédiate hors intervalle (-8 à 7)Valeur immédiate hors intervalle (0 à 65535)Erreur interne du désassembleurErreur interne :  sparc-opcode.h erroné : « %s », %#.8lx, %#.8lx
Erreur interne : sparc-opcode.h erroné : « %s » == « %s »
Erreur interne : sparc-opcode.h erroné : « %s », %#.8lx, %#.8lx
Interne : code non débogué (test manquant) : %s : %dIndicateur de taille invalideConflit d’étiquette avec « Rx »Conflits d’étiquette avec le nom de registrePréfixe « # » manquantPréfixe « . » manquantPréfixe « pag: » manquantPréfixe « pof: » manquantPréfixe « seg: » manquantPréfixe « sof: » manquantAucune de repositionnement pour une petite valeur immédiateN’est pas une adresse de type PC.Seuls $sp ou $15 sont autorisés avec cet opcodeSeuls $tp ou $13 sont autorisés avec cet opcodeL’opérande n’est pas un symboleOpérande hors intervalle. Doit être compris entre -32768 et 32767.Liste de registres invalideLe numéro de registre doit être compris entre r0 et r7Le numéro de registre doit être compris entre r8 et r15Numéro de registre invalideDétection d’utilisation réservée de bits A/L et B/W SR/SelID hors intervalleSelID hors intervalleLe petit opérande n’était pas un nombre immédiatNuméro de registre spécial hors intervalleErreur de syntaxe : pas de « ) » en suffixeL’opérande de l’opérateur % n’est pas un symboleChamp de bits inconnu : %s
Erreur %d inconnue
Option du désassembleur inconnue : %s
Nom de jeu de registres inconnu : %s
Champ %d inconnu lors de la construction d’instruction.
Champ %d inconnu lors du décodage d’instruction.
Champ %d inconnu lors de l’obtention d’un opérande int.
Champ %d inconnu lors de l’obtention d’un opérande vma.
Champ %d inconnu lors de l’analyse.
Champ %d inconnu lors de l’affichage d’instruction.
Champ %d inconnu lors de l’initialisation d’un opérande int.
Champ %d inconnu lors de l’initialisation d’un opérande vma.
Valeur mal alignéeLa valeur de l’opérande A doit être 0 ou 1mot clef W invalide dans le slot de l’opérande FR.registre W attenduAttention : registre source %s (%s) sans sélecteur « chks »
Attention : registre source %s (%s) sans sélecteur « chks » ou registres
registre d’adresse dans la plage de chargementcache writeback d'adresses attenducache writeback d’adresses interdittentative de lecture d’un registre en écriture seuletentative de modifier les bits HRtentative d’écriture d’un registre en lecture seuletentative d’initialisation du bit y lors de l’utilisation du modificateur + ou -registre auxiliaire non autorisé iciinstruction « %.50s » erronéeinstruction « %.50s… » erronéemauvais drapeaux de sautbit,base hors intervallebit,base hors intervalle pour un symboleadresse de branchement non alignée sur 4 octetsopérande de branchement non alignébranchement avec un décalage impairvaleur de branchement hors intervalle et avec un décalage impairvaleur de branchement hors intervallerepositionnement d’octet indisponibleImpossible de gérer l’insertion %d
impossible de créer i386-init.h, errno = %s
impossible de créer i386-tbl.h, errno = %s
impossible de trouver %s pour la lecture
impossible de lire i386-opc.tbl, errno = %s
impossible de lire i386-reg.tbl, errno = %s
impossible de trouver ia64-ic.tbl pour la lecture
cgen_parse_address a retourné un symbole. Symbole requis.classe %s définie mais inutilisée
valeur de déplacement non alignéeLa valeur de déplacement hors intervalle et non alignéevaleur de déplacement hors intervalleComment spécifier %% pour la dépendance %s ?
valeur immédiate dsp:16 hors intervallevaleur immédiate dsp:20 hors intervallevaleur immédiate dsp:24 hors intervallevaleur immédiate dsp:8 hors intervalleadresse relative GOT attendue : got(symbole)adresse relative GOT attendue : gotoffhi16(symbole)adresse relative GOT attendue : gotofflo16(symbole)adresse relative GP attendue : gp(symbole)opérateur étendu attenduregistre externeperte de drapeaux pour l’adresse de sautvaleur immédiate en virgule flottante attendueignore le masque mfcr invalidemasque de bits illégalvaleur immédiate illégaleusage illégal des parenthèsesimm10 hors intervallevaleur immédiate imm:6 hors intervallevaleur immédiate hors de l’intervalle 0-7valeur immédiate hors de l’intervalle 1-2valeur immédiate hors de l’intervalle 1-8valeur immédiate hors de l’intervalle 2-9décalage immédiatvaleur immédiate hors intervallevaleur immédiateLa valeur immédiate ne doit pas être un registrevaleur immédiate hors intervallevaleur immédiate hors intervallevaleur immédiate égale à zéro attenduestockage impossibleregistre d’index dans la plage de chargement%function() invalide à cette positionoption conditionnelle invalideconstante invalideaccès compteur invalideopérateur étendu ou de décalage invalideinstruction load/shimm invalidechamp de masque invalideopérande invalide. Type doit être 0, 1 ou 2 seulement.longueur de post-incrément invalideregistre invalideregistre invalide pour l’ajustement de la pilenom de registre invalide« %d » n’est pas un registre validedécalage de registre invalideopérande de registre invalide lors de la mise à jourlongueur de décalage invalideopérateur de décalage invalidenuméro de registre spécial invalidevaleur immédiate invalidedrapeaux de saut, mais pas de .fdrapeaux de saut, mais pas d’adresse limmsaut indicé non alignérebut en fin de ligneErreur d’opérande ld« ) » manquante« ] » manquantopérateur étendu manquantmnémonique manquante dans la chaîne de syntaxeregistre manquantle format le plus récent « %s »
apparaît plus restrictif que « %s »
note multiple %s non gérée
suffixe .jd ou validant attenduvaleur immédiate négative interditedécalage négatif ou non aligné attenduaucun instruction mappée directement à l'UC %s
aucun instruction mappée directement à l’UC %s [%s]couple r0l/r0h invalideformat de décalage (IP) invalideL’opcode %s n’a pas de classe (ops %d %d %d)
opérande hors intervalle (%ld n’est pas entre %ld et %ld)opérande hors intervalle (%ld n’est pas entre %ld et %lu)opérande hors intervalle (%lu n’est pas entre %lu et %lu)opérande hors intervalle (0x%lx n’est pas entre 0 et 0x%lx)opérande hors intervalle (pas entre 1 et 255)écrasement du champ %s->%s
écrasement de la note %d par la note %d (UC : %s)
parse_addr16 : opindex invalide.L’opérande de l’opérateur % n’est pas un symbolevaleur de position hors intervalleindex d’élément de registrenom de registre utilisé comme valeur immédiatenuméro de registreLe numéro de registre doit être pairregistre source déplacé dans une valeur immédiateregistre indisponible pour les instructions courtesregistre source %s (%s) n’a pas de registres
longueur du décalagelongueur de décalage attendu : 0 ou 12longueur de décalage attendue : 0 ou 16la longueur de décalage devrait être un multiple de 16décalage interditopérateur de décalage attendules opérandes des registres source et cible doivent être différentsErreur d’opérande stregistre de pointeur de pile attendula valeur de stockage doit être 0erreur de syntaxe (caractère « %c » attendu, « %c » trouvé)erreur de syntaxe (caractère « %c » attendu, fin de l’instruction trouvée)trop de constantes entier longtrop de shimms chargésimpossible de modifier le répertoire vers « %s », errno = %s
impossible de mélanger différentes constantes dans l’instructionindéfini(e)cache writeback d’adresses inattenduinconnu(e)inconnu	0x%02lxinconnu	0x%04lxcontrainte « %c » inconnuedécalage d’opérande inconnu : %x
registre inconnu : %d
mode d’adressage CALLA inconnuforme d’instruction inconnueinstruction inconnuevector5 hors intervallevector8 hors intervalleavertissement : option -M%s inconnue ignorée
valeur de largeur hors intervalle

MMCT - 2023